











# האילוצים הנלקחים בחשבון בעת פישוט המעגל 1. מספר מינימלי של שערים. מספר מינימלי של כניסות לשער. 3. זמן השהיה מינימלי. .4 מספר חיבורים פנימיים מינימלי.

### נוהל עיצוב של מעגל צירופי

- תיאור הבעיה.
- ◆ קביעת מספר משתני הכניסה הקיימים ומספר משתני היציאה הנדרשים.
  - ◆ סימון משתני הכניסה והיציאות בשמות.
    - ◆ בניית טבלת אמת.
  - פישוט הפונקציות הבוליאניות המתאימות ליציאות.
    - שירטוט דיאגרמה לוגית. ◆

chips – שבבים

- שבב בודד יכול לארוז יחד אלפי מעגלים צירופיים.
- אוסף של מספר שערים מעוצבים יחד על שבב (צייפ) בודד ◆ .(Integrated circuit) IC נקרא מעגל משולב
- ◆ חסכוני יותר להשתמש במספר רב ככל האפשר של שערים מתוך אריזה שכבר נמצאת בשימוש, אפילו אם נגדיל בכך את מספר השערים הכולל.
- עדיף להשתמש בחיבורים פנימיים רבים ככל שניתן כדי ◆ להפחית את מספר החוטים שבין ההדקים החיצונים.

# ומעגלים משולבים - Integrated circuit

- במעגלים משולבים העלות מחושבת לפי:
- מספר המעגלים המשולבים שבהם משתמשים.

קביעת העלות במעגלים משולבים

- סוג המעגלים המשולבים שבהם משתמשים.
- מספר החיבורים החיצוניים הנדרשים למימוש הפונקציה הנתונה.

### סוגי המעגלים המשולבים

- (small scale integration) SSI •
- יחידה קטנה, המכילה 1-20 שערים באריזה
- תפקידם העיקרי הוא לשמש כידבקי במעגלים גדולים יותר.
  - (medium scale integration) MSI
- יחידה משולבת מסדר גודל בינוני כוללת 20-200 שערים
  - מעגל משולב המבצע פונקציה לוגית שלמה.
- בדייכ היא מהווה יחידה (לבנה) לבנית מעגלים גדולים

# סוגי המעגלים המשולבים (large scale integration) LSI • ■ יחידה משולבת בסדר גודל גדול. ■ מבצעת פונקציות לוגיות בעזרת 200-200,000 שערים. (very large scale integration) VLSI • • יחידה משולבת בסדר גודל גדול מאוד. ■ מכילה מאות אלפי שערים בשבב אחד. ■ כולל את רב המעבדים, זיכרונות ורכיבים שקיימים היום.

# משפחות לוגיות \* משפחה לוגית היא אוסף של שבבים שיש להם מאפיינים דומים (קלט, פלט, מעגלים פנימים, ורמות מתח) אך מבצעים פונקציות לוגיות שונות. \* ניתן לבנות מעגלים מורכבים למימוש פונקציה רצויה ע"י חיבור שבבים שונים מאותה המשפחה. \* שבבים ממשפחות שונות אינם ניתנים לקישור!



















סיבית הפעלה
 מוסיפים סיבית קלט EN (enable) שתפקידה לנטרל את המפענח.
 הפלט הרצוי יתקבל רק כאשר EN=1 אחרת נקבל תמיד פלט 0.
 בטבלת האמת ניתן להציב ערכי don't care עבור ערכים שלא משפיעים על הפלט.



















## מקודד עם קדימויות המטרה: להוסיף קדימויות לשורת הקלטים, כך שאם מתקבלים מספר קלטים, המקודד יבחר את הקלט עם העדיפות הגבוהה ביותר. עם $\mathrm{I}_0$ ו הוא הקלט עם הקדימות הגבוהה ביותר, ו- $\mathrm{I}_0$ הקדימות הנמוכה ביותר. לגדיר 8 משתנים, אחד לכל קלט, כך שכל אחד מהם מקבל ◆ 1 רק עם הוא מייצג את הקלט שהתקבל עם הקדימות

# ישום עם מקודד מקודד בינארי משמש לבקרה במערכות של $\,2^n\,$ משאבים $\,$ כאשר ניתן להפעיל בו זמנית רק משאב אחד. ◆ במקרה שמתקבלות מספר בקשות בו זמנית נקבל תוצאות שגויות. נקבל 8-to-3 במקודד $I_2,I_4$ נקבל הבקשות $\bullet$ מילת פלט 110 כלומר 6. .6 או 2 אוך בשום אופן לא 6. ■ במקרה זה הפלט הנכון הוא 2 או • פתרון: נותנים עדיפות לאחד הקלטים.



 $H_7=I_7$ 

 $H_6 = I_6 \cdot I_7$ 

 $H_5=I_5\bullet I_6$ '•  $I_7$ ' ...

 $H_0 = I_0 \cdot I_1' \cdot I_2' \cdot I_3' \cdot I_4' \cdot I_5' \cdot I_6' \cdot I_7'$ 













|   | מרבבים סטנדרטיים                                                                      |   |
|---|---------------------------------------------------------------------------------------|---|
|   | $8(1){ ightarrow}1$ מרבב $lacktriangle$                                               | - |
|   | . 8 קלטים שונים, כל אחד עם סיבית בודדת                                                |   |
|   | ■ משתמשים ב-3 סיביות בחירה המסומנות ע״י C,B,A • משתמשים ב-3 סיביות בחירה המסומנות ע״י |   |
|   | .EN סיבית הפעלה אחת                                                                   |   |
| t | ■ למרבב זה 2 פלטים אחד בצורה המקורית והשניה עכ<br>מהפך.                               |   |
|   |                                                                                       |   |
|   | 41                                                                                    |   |



























# רכיב מיתכנת - PLD חוא רכיב שניתן לתכנת לתוכו את הפונקציה הלוגית שהוא PLD האמור לממש. • אם במהלך העיצוב מקבלים שגיאה ניתן לחזור ולעצב את המעגל מחדש, מבלי שנצטרך לשנות בפועל את הרכיב. • הרכיב הראשון שניתן לתכנות היה PPG (PLA החשות Garray היה בנוי ממעגל בן שתי רמות של שערי AND (MSI) של רכיב ביר ביר ביר ביר של ביתוח של PPG (MSI) של תעשית המעגלים המשולבים. • רכיבים מיתכנתים לבנית מעגלים משולבים מורכבים יותר בנויים מקבוצה של PLD-ים שמעוצבים כיחידה על שבב בודד.

**PLA מסמן קישור אפשרי** \* מסמן קישור אפשרי
 \* תכנות רכיב PLA נעשה ע"י בחירת קבוצה של קישורים נצרכים למימוש הפונקציה והתעלמות מכל שאר הקישורים.
 \* במעגל צירופי יש להגדיר פונקציה כסכום של מכפלות לייצוג כל אחת מסיביות הפלט.



